申请/专利权人:珠海市杰理科技股份有限公司
申请日:2020-07-10
公开(公告)日:2024-03-19
公开(公告)号:CN112433967B
主分类号:G06F13/16
分类号:G06F13/16
优先权:
专利状态码:有效-授权
法律状态:2024.03.19#授权;2021.10.22#著录事项变更;2021.03.19#实质审查的生效;2021.03.02#公开
摘要:本发明提供一种DDR设备的控制方法、装置以计算机可读存储介质,其中,DDR设备的控制方法包括步骤:获取DDR设备中DDR控制器的第一时钟频率和DDR控制器对应总线的第二时钟频率;计算DDR设备对应每一任务指令间的延时时间,比较计算所得的各个延时时间得到最大延时时间,DDR设备对应任务的数量为DDR设备所能同时处理的最大数量;将第二时钟频率除以第一时钟频率得到的频率比值乘以最大延时时间得到缓冲器的深度值,并将深度值配置给DDR设备。本发明避免了缓冲器的深度值过大导致缓冲器对应芯片面积的浪费和成本的增加,也避免了缓冲器的深度值过小导致总线的拥堵,提高了DDR设备所在计算机系统的运行效率。
主权项:1.一种DDR设备的控制方法,其特征在于,所述DDR设备的控制方法包括以下步骤:S100,获取DDR设备中DDR控制器的第一时钟频率和所述DDR控制器对应总线的第二时钟频率;S200,计算所述DDR设备对应每一任务指令间的延时时间,比较计算所得的各个延时时间,得到各个延时时间中的最大延时时间,其中,所述DDR设备对应任务的数量为所述DDR设备所能同时处理的最大数量;S300,将所述第二时钟频率除以所述第一时钟频率,得到频率比值,将所述频率比值乘以所述最大延时时间得到缓冲器的深度值,并将所述深度值配置给所述DDR设备。
全文数据:
权利要求:
百度查询: 珠海市杰理科技股份有限公司 DDR设备的控制方法、装置、设备、芯片及存储介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。