申请/专利权人:西安易朴通讯技术有限公司
申请日:2023-12-19
公开(公告)日:2024-03-22
公开(公告)号:CN117743053A
主分类号:G06F11/22
分类号:G06F11/22
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.09#实质审查的生效;2024.03.22#公开
摘要:本申请提供一种高速信号的处理方法、装置、设备及系统,该方法包括:获取用户选择的高速串行计算机扩展总线标准PCIE版本允许的总链路损耗值;根据总链路损耗值进行仿真模拟得到S参数;根据S参数对输入信号进行调节,得到调节后的信号;输出调节后的信号,调节后的信号用于对测试链路进行测试。通过本方法,解决了现有技术中使用插拔ISI板的方式使测试链路到达需要的链路损耗,通过嵌入S参数的方式调节信号相比于ISI板的方式受环境温度湿度的影响较小,提高测试效率和稳定性。
主权项:1.一种高速信号的处理装置,其特征在于,所述装置包括:码间干扰ISI生成模块,损耗嵌入模块,电源模块,第一微型A版射频同轴SMA连接器,第二SMA连接器;所述ISI生成模块分别与所述损耗嵌入模块、所述电源模块连接,所述ISI生成模块用于根据设置的总链路损耗值仿真模拟生成S参数;所述损耗嵌入模块分别与所述电源模块、所述第一SMA连接器以及所述第二SMA连接器连接;所述第一SMA连接器将接收到输入信号输入至所述损耗嵌入模块,所述损耗嵌入模块根据所述S参数对所述输入信号进行调节,得到调节后的信号,并将所述调节后的信号通过所述第二SMA连接器输出。
全文数据:
权利要求:
百度查询: 西安易朴通讯技术有限公司 高速信号的处理方法、装置、设备及系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。