申请/专利权人:杭州宇称电子技术有限公司
申请日:2024-01-08
公开(公告)日:2024-03-22
公开(公告)号:CN117526924B
主分类号:H03K21/02
分类号:H03K21/02;H03K21/08;H03K23/64;H03K23/50;H03L7/18;H01S3/09;H01S5/042
优先权:
专利状态码:有效-授权
法律状态:2024.03.22#授权;2024.02.27#实质审查的生效;2024.02.06#公开
摘要:本申请提出了一种用于产生激光驱动脉冲信号的低延时分频器结构,包括D触发器,数量为N,2的N次方为分频器的分频次数;D延时单元,基于D触发器进行改造得到,通过将D触发器的时钟控制反相器I1短路,以断开反相器I2和反相器I3的反馈电路,并将D触发器的输入端D接入反相器I3的输入端,以将时钟控制反相器I1作为dummy。本申请每一级分频信号之间的边沿延时会更小,抗工艺失配的能力更强,且该特征不局限于某种工艺,能适应不同工艺条件,具有较好的工艺迁移能力。
主权项:1.用于产生激光驱动脉冲信号的低延时分频器结构,其特征在于,包括:D触发器,数量为N,2的N次方为分频器的分频次数;其中,所述D触发器包括反相器I2、反相器I5、反相器I7、反相器I8、反相器I9、反相器I10以及时钟控制反相器I1、反相器I3、反相器I4、反相器I6;所述时钟控制反相器I1的输入端作为D触发器的D端;所述反相器I3的输出端连接所述时钟控制反相器I1和所述反相器I2之间的连接线路,输入端连接所述反相器I2和所述反相器I4之间的连接线路;所述反相器I6的输出端连接所述反相器I4和所述反相器I5之间的连接线路,输入端连接所述反相器I5和所述反相器I7之间的连接线路;所述反相器I8的输入端连接所述反相器I4和所述反相器I5之间的连接线路,输出端作为D触发器的Q端;所述反相器I7的输出端作为D触发器的QN端;所述反相器I9的输入端作为D触发器的CLK端,输出端连接所述反相器I10的输入端;所述反相器I9的输出端作为所有时钟控制反相器的CN端;所述反相器I10的输出端作为所有时钟控制反相器的C端;其中,反相器I3、反相器I4、反相器I6也均为时钟控制反相器;D延时单元,基于所述D触发器进行改造得到,通过将所述D触发器的时钟控制反相器I1短路,以断开反相器I2和反相器I3的反馈电路,并将所述D触发器的输入端D接入反相器I3的输入端,以将所述时钟控制反相器I1作为dummy;通过所述D延时单元补齐每一级的分频输出之间相差的D触发器级数,以使得每一路的输出一致;其中,2分频的输出和2的N次分频的输出之间相差了N-1级的D触发器延时;所述D延时单元的CLK端始终为高电平,输出端Q随输入端D的输入的改变而改变;所述D触发器与所述D延时单元组成低延时分频器结构,并在第一级之后的每一级的D触发器中加入所述D延时单元作为dummy。
全文数据:
权利要求:
百度查询: 杭州宇称电子技术有限公司 用于产生激光驱动脉冲信号的低延时分频器结构
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。