申请/专利权人:北京清微智能科技有限公司
申请日:2023-11-14
公开(公告)日:2024-04-02
公开(公告)号:CN117806883A
主分类号:G06F11/22
分类号:G06F11/22
优先权:
专利状态码:在审-公开
法律状态:2024.04.02#公开
摘要:本发明公开了一种SoC系统极限带宽的测试方法、装置及介质。其中,方法包括:使用SystemVerilog对待测试SoC系统中MainBus上的各AXI总线通路的节点进行行为级建模,确定各个AXI总线通路节点的读写行为级模型;将各个AXI总线通路节点的读写行为级模型替换各个AXI总线通路节点所挂接的子系统的实际RTL代码,并通过各个AXI总线通路节点的读写行为级模型以对应AXI总线通路节点最大读写方式进行数据的读写,获取各个AXI总线通路节点读写数据的耗费时间以及读写数据量,其中子系统包含一个或多个IP;根据各个AXI总线通路节点读写数据耗费时间以及读写数据量,确定待测试SoC系统各AXI总线通路极限带宽信息。
主权项:1.一种SoC系统极限带宽的测试方法,其特征在于,包括:使用SystemVerilog对待测试SoC系统中MainBus上的各AXI总线通路的节点进行行为级建模,确定各个AXI总线通路节点的读写行为级模型;将各个AXI总线通路节点的所述读写行为级模型替换各个AXI总线通路节点所挂接的子系统的实际RTL代码,并通过各个AXI总线通路节点的所述读写行为级模型以对应AXI总线通路节点最大读写方式进行数据的读写,获取各个AXI总线通路节点读写数据的耗费时间以及读写数据量,其中所述子系统包含一个或多个IP;根据各个AXI总线通路节点读写数据所述耗费时间以及所述读写数据量,确定所述待测试SoC系统各AXI总线通路极限带宽信息。
全文数据:
权利要求:
百度查询: 北京清微智能科技有限公司 一种SoC系统极限带宽的测试方法、装置及介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。