申请/专利权人:集益威半导体(上海)有限公司
申请日:2023-02-13
公开(公告)日:2024-04-02
公开(公告)号:CN116192144B
主分类号:H03M1/38
分类号:H03M1/38;H03M1/10
优先权:
专利状态码:有效-授权
法律状态:2024.04.02#授权;2023.06.16#实质审查的生效;2023.05.30#公开
摘要:本申请公开了一种异步逐次逼近式模数转换器,包括:比较器、异步时钟生成器、数字校准模块。比较器包括:一对差分输入晶体管,其栅极分别接收一对差分输入信号;电流注入单元,包括第一至第四晶体管,其源极均连接电源端,漏极均连接一对差分输入晶体管的源极,栅极分别连接第一至第四时钟信号,用于调整注入电流;一对反相器,其输入端和输出端相互交叉连接并且分别输出一对差分输出信号;一对输出端复位晶体管,其漏极分别连接一对反相器的输出端,源极均连接地端,栅极均连接第一时钟信号;一对输入端复位晶体管,其漏极分别连接一对差分输入晶体管的漏极,源极均连接地端,栅极均连接第一时钟信号。本申请可以获得最佳的噪声和功率性能。
主权项:1.一种异步逐次逼近式模数转换器,其特征在于,包括:比较器,所述比较器的正输入端和负输入端分别接收一对差分输入信号并进行比较后输出;异步时钟生成器,所述异步时钟生成器分别接收所述比较器的输出并生成时钟信号;数字校准模块,所述数字校准模块对所述时钟信号进行数字校准,其中时钟计数器对所述时钟信号进行计数,判断所述时钟信号的周期数目是否大于阈值,如所述时钟信号的周期数目大于阈值,所述数字校准模块输出的校准信号的值减1,如所述时钟信号的周期数目小于等于阈值,所述数字校准模块输出的校准信号的值保持不变,校准结束;其中,所述比较器包括:一对差分输入晶体管,其栅极分别接收所述一对差分输入信号;电流注入单元,所述电流注入单元包括第一至第四晶体管,所述第一至第四晶体管的源极均连接电源端,漏极均连接所述一对差分输入晶体管的源极,栅极分别连接第一至第四时钟信号,所述电流注入单元根据所述第一至第四时钟信号调整注入所述一对差分输入晶体管的电流;一对反相器,所述一对反相器分别连接于所述一对差分输入晶体管的漏极和地端之间,所述一对反相器的输入端和输出端相互交叉连接并且其输出端分别输出一对差分输出信号;一对输出端复位晶体管,其漏极分别连接所述一对反相器的输出端,源极均连接地端,栅极均连接所述第一时钟信号;一对输入端复位晶体管,其漏极分别连接所述一对差分输入晶体管的漏极,源极均连接地端,栅极均连接所述第一时钟信号。
全文数据:
权利要求:
百度查询: 集益威半导体(上海)有限公司 异步逐次逼近式模数转换器
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。