申请/专利权人:季华实验室
申请日:2023-12-25
公开(公告)日:2024-04-12
公开(公告)号:CN117873950A
主分类号:G06F15/78
分类号:G06F15/78;H03K5/13;H03K5/14
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.30#实质审查的生效;2024.04.12#公开
摘要:本申请公开了一种信号处理方法、装置、系统以及存储介质,属于信号处理技术领域,本申请通过获取待测信号,对待测信号进行分路延时处理,获得多路延时信号,其中,相邻两路延时信号之间相差一个延时位宽,利用时间数字转换器对多路延时信号分别进行进位延时处理,获得预设位数的多路初始温度计码,预设位数由时间数字转换器中进位延时链的延时单元个数确定,基于多路初始温度计码中相同码位的值的分布情况,确定进位延时链的输出时序,基于输出时序,对多路延时信号进行冒泡修正,获得最终温度计码,解决了相关技术中解决冒泡问题时会影响FPGA‑TDC的测量精度的技术问题。
主权项:1.一种信号处理方法,其特征在于,所述方法包括:获取待测信号;对所述待测信号进行分路延时处理,获得多路延时信号;其中,相邻两路所述延时信号之间相差一个延时位宽;利用时间数字转换器中的进位延时链对多路所述延时信号分别进行进位延时处理,获得预设位数的多路初始温度计码,所述预设位数由所述进位延时链的延时单元个数确定;基于多路所述初始温度计码中相同码位的值的分布情况,确定所述进位延时链的输出时序;基于所述输出时序,对多路所述延时信号进行冒泡修正,获得最终温度计码。
全文数据:
权利要求:
百度查询: 季华实验室 信号处理方法、装置、系统以及存储介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。