申请/专利权人:澳门大学
申请日:2024-01-31
公开(公告)日:2024-05-10
公开(公告)号:CN118018006A
主分类号:H03L7/081
分类号:H03L7/081;H03L7/085;H03L7/099
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.05.28#实质审查的生效;2024.05.10#公开
摘要:本发明公开了一种时钟频率校准电路及校准系统,该电路包括晶振模块、频率校准模块、频率倍增模块、数控振荡模块、第一输出端以及第二输出端,晶振模块产生的高精度参考时钟分别输出给频率校准模块和第一输出端,数控振荡模块产生实时时钟分别输出给频率校准模块、频率倍增模块以及第二输出端,频率校准模块根据高精度参考时钟和实时时钟进行处理得到频率控制字,并发送频率控制字给数控振荡模块,以使数控振荡模块根据频率控制字对实时时钟进行校准,频率倍增模块根据实时时钟生成启动信号输出给晶振模块启动晶振;减少频率校准时间,实现晶振快速启动,进而减少能耗。本发明实施例可广泛应用于时钟频率校准技术领域。
主权项:1.一种时钟频率校准电路,其特征在于,所述电路包括晶振模块、频率校准模块、频率倍增模块、数控振荡模块、第一输出端以及第二输出端,所述晶振模块的输出端连接所述第一输出端,所述晶振模块的输出端连接所述频率校准模块的输入端,所述频率校准模块的输出端连接所述数控振荡模块的输入端,所述数控振荡模块的输出端连接所述频率校准模块的输入端,所述数控振荡模块的输出端连接所述第二输出端,所述数控振荡模块的输出端连接所述频率倍增模块的输入端,所述频率倍增模块的输出端连接所述晶振模块的输入端;其中,所述晶振模块,用于生成高精度参考时钟,并将所述高精度参考时钟分别输出给所述第一输出端和所述频率校准模块;所述频率校准模块,用于根据所述高精度参考时钟和逐次逼近算法对所述数控振荡模块进行频率校准;所述数控振荡模块,用于根据所述频率校准生成实时时钟,并将所述实时时钟分别输出给所述频率倍增模块、所述第二输出端以及所述频率校准模块;所述频率倍增模块,用于根据所述实时时钟生成启动信号;所述第一输出端,用于输出所述高精度参考时钟;所述第二输出端,用于输出所述实时时钟。
全文数据:
权利要求:
百度查询: 澳门大学 一种时钟频率校准电路及校准系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。