申请/专利权人:上海无线电设备研究所
申请日:2021-03-02
公开(公告)日:2022-10-18
公开(公告)号:CN113030886B
主分类号:G01S7/40
分类号:G01S7/40
优先权:
专利状态码:有效-授权
法律状态:2022.10.18#授权;2021.07.13#实质审查的生效;2021.06.25#公开
摘要:本发明涉及一种高速目标距离徙动校正方法,利用DSP与FPGA信号处理硬件平台,包含以下步骤:产生发射信号;获取回波信号;对回波信号进行下变频到基带、滤波并做FFT处理;对FFT处理信号进行相参积累,得到目标多普勒频率fd;FPGA产生相应二相编码信号;利用FPGA中DDS核产生频率值为fd+fc的单一频率的补偿信号S,并进行下变频、滤波、脉压处理;DSP读取脉压处理后的值,进行测距处理。本发明方法简单,易于硬件实现,复杂度较低,处理过程计算量较小,易于实现。
主权项:1.一种高速目标距离徙动校正方法,利用DSP与FPGA信号处理硬件平台,其特征在于,包含以下步骤:S1:在DSP中设置标志位fft_flag=1发送给FPGA,FPGA产生载频为fc、特定脉宽的脉冲发射信号;S2:对发射信号经由目标反射后的回波信号进行采样,并在FPGA中对回波信号进行下变频到基带、滤波及FFT处理;S3:DSP通过EDMA方式乒乓读取FFT处理后的信号,并进行CFAR检测;S4:DSP对CFAR检测后的信号进行相参积累,得到目标多普勒频率fd,并计算目标速度v、距离补偿值、目标速度方向v_dir以及设置标志位fft_flag=0;DSP将多普勒补偿值fd+fc、目标速度方向v_dir、距离补偿值及fft_flag=0传递给FPGA;S5:FPGA对每个回波信号的脉冲重复周期进行计数,FPGA根据距离补偿值移动信号处理门限的位置,保证在一帧数据内每个脉冲重复周期内的数据在同一个距离单元内,使每次采样的信号位于信号处理门限的同样的位置;S6:FPGA接收DSP的指令fft_flag=0,FPGA控制产生相应二相编码信号;S7:对回波信号进行采样,利用FPGA中DDS核产生频率值为fd+fc的单一频率的信号,利用FPGA内部乘法器对该单一频率的信号进行下变频得到下变频信号,然后对该下变频信号进行滤波、脉压处理;S8:DSP读取S7步骤脉压处理后的值,进行测距处理。
全文数据:
权利要求:
百度查询: 上海无线电设备研究所 一种高速目标距离徙动校正方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。