申请/专利权人:南京理工大学
申请日:2023-11-24
公开(公告)日:2024-03-05
公开(公告)号:CN117647179A
主分类号:G01B9/02
分类号:G01B9/02;G06F17/14;G06F7/535
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.03.22#实质审查的生效;2024.03.05#公开
摘要:本发明公开了一种基于FPGA的高吞吐率二维DCT相位解包裹方法,具体为:将原始干涉图经灰度处理和定点数转化,生成待处理的相位数据信息,将数据裁剪拼接后进行数据传输,得到包含噪声的包裹相位数据,对包裹相位数据进行相差补偿;对包裹相位数据进行行方向上的镜面扩充,调用FFTIP进行并行处理,并进行列方向上的镜面扩充,得到正向二维DCT处理结果;调用除法器IP处理得到的正向二维DCT数据;对数据进行列方向上的镜面扩充,调用IFFTIP得到连续的一维IDCT处理结果,然后进行行方向上的IDCT处理,得到解包后的相位信息。本发明提高了相位解包裹的效率和解包结果的正确率,降低了算法执行的功耗,适应性强。
主权项:1.一种基于FPGA的高吞吐率二维DCT相位解包裹方法,其特征在于,步骤如下:步骤1、由CCD获取四幅偏移量为π2的原始干涉图,经灰度处理和定点数转化,生成待处理的相位数据信息,将数据裁剪拼接后使用高速传输接口进行实时的数据传输,并通过四步相移法得到包含噪声的包裹相位数据;步骤2、经过移位寄存器延时和逻辑操作处理,得到相差补偿后的包裹相位数据;步骤3、使用双端口读写存储器对包裹相位数据进行行方向上的镜面扩充,调用FFTIP进行并行处理,得到连续的一维DCT处理结果,对处理后的数据进行列方向上的镜面扩充,调用FFTIP进行并行处理,最终得到正向二维DCT处理结果;步骤4、调用除法器IP处理由步骤3中得到的正向二维DCT处理结果;步骤5、使用双端口读写存储器对步骤4中的处理结果进行列方向上的镜面扩充,调用IFFTIP得到连续的一维IDCT处理结果,对处理后的数据进行行方向上的IDCT处理,最终得到包裹相位的二维DCT结果,即解包后的相位信息。
全文数据:
权利要求:
百度查询: 南京理工大学 一种基于FPGA的高吞吐率二维DCT相位解包裹方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。