申请/专利权人:灵矽微电子(深圳)有限责任公司
申请日:2023-08-07
公开(公告)日:2024-04-02
公开(公告)号:CN116707505B
主分类号:H03K17/687
分类号:H03K17/687;H03K17/16;H03F1/30
优先权:
专利状态码:有效-授权
法律状态:2024.04.02#授权;2023.09.22#实质审查的生效;2023.09.05#公开
摘要:本发明实施例提出一种开关器件及开关放大电路,涉及集成电子技术领域,所述开关器件包括:PMOS管以及NMOS管;所述PMOS管的漏极与所述NMOS管的漏极连接;所述PMOS管以及NMOS管同时截止时,提升所述NMOS管的源极至所述PMOS管的源极之间的阻抗。在所述开关截止时,减少了所述开关器件的输出端至开关器件的输入端的漏电,减少了对开关放大电路输出电压的干扰,从而提高了整个信号链系统传输信号的可靠性以及准确性。
主权项:1.一种开关放大电路,其特征在于,所述开关放大电路包括:第一开关以及第二开关,所述第一开关以及所述第二开关均采用包括PMOS管以及NMOS管的开关器件;所述第一开关的输入端分别连接第一电容的第一端、运算放大器的正向输入端以及第三电容的第二端,所述第一开关的输出端分别连接所述第一电容的第二端以及所述运算放大器的反向输出端;所述第三电容的第一端分别连接第三开关的第二端以及第五开关的第一端;所述第二开关的输入端分别连接第二电容的第一端、运算放大器的反向输入端以及第四电容的第二端,所述第二开关的输出端分别连接所述第二电容的第二端以及所述运算放大器的正向输出端;所述第四电容的第一端分别连接第四开关的第二端以及第五开关的第二端;所述第一开关的控制端以及所述第二开关的控制端连接第一时钟信号源;所述第三开关的控制端以及所述第四开关的控制端连接第二时钟信号源;所述第五开关的控制端连接第三时钟信号源;所述PMOS管的漏极与所述NMOS管的漏极连接;所述PMOS管以及NMOS管同时截止时,提升所述NMOS管的源极至所述PMOS管的源极之间的阻抗;其中,所述第三开关的第一端用于接收外接传输的第一传输信号,所述第四开关的第一端用于接收外接传输的第二传输信号。
全文数据:
权利要求:
百度查询: 灵矽微电子(深圳)有限责任公司 一种开关器件及开关放大电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。