申请/专利权人:三星电子株式会社
申请日:2023-09-13
公开(公告)日:2024-04-23
公开(公告)号:CN117917734A
主分类号:G11C11/408
分类号:G11C11/408;G11C11/4094
优先权:["20221020 KR 10-2022-0135709"]
专利状态码:在审-公开
法律状态:2024.04.23#公开
摘要:一种半导体器件,包括芯片选择信号触发器,被配置为:与第一传播时钟信号同步地锁存芯片选择信号,并且输出第一芯片选择使能信号,以及与具有与第一传播时钟信号的相位相反的相位的第二传播时钟信号同步地锁存芯片选择信号,并且输出第二芯片选择使能信号;以及时钟控制电路,被配置为基于时钟信号生成第一传播时钟信号和第二传播时钟信号,并且基于第一芯片选择使能信号的使能电平和第二芯片选择使能信号的使能电平,选择性地输出第一传播时钟信号和第二传播时钟信号之一。
主权项:1.一种半导体器件,包括:芯片选择信号触发器,被配置为:与第一传播时钟信号同步地锁存芯片选择信号,并且输出第一芯片选择使能信号,以及与具有与第一传播时钟信号的相位相反的相位的第二传播时钟信号同步地锁存所述芯片选择信号,并且输出第二芯片选择使能信号;和时钟控制电路,被配置为基于时钟信号生成第一传播时钟信号和第二传播时钟信号,并且基于第一芯片选择使能信号的使能电平和第二芯片选择使能信号的使能电平,选择性地输出第一传播时钟信号和第二传播时钟信号之一。
全文数据:
权利要求:
百度查询: 三星电子株式会社 能够在CS降档模式下同步时钟信号的半导体存储器器件
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。