申请/专利权人:南洋理工大学
申请日:2019-01-22
公开(公告)日:2020-09-11
公开(公告)号:CN111656688A
主分类号:H03K19/003(20060101)
分类号:H03K19/003(20060101);H03K3/356(20060101)
优先权:["20180122 SG 10201800549R"]
专利状态码:在审-实质审查的生效
法律状态:2021.02.05#实质审查的生效;2020.09.11#公开
摘要:根据本发明的实施例,提供了一种电路。该电路包括:第一组晶体管,被配置成接收提供给电路的一个或多个输入信号;以及第二组晶体管,彼此电耦合,其中第二组晶体管被配置成提供电路的一个或多个输出信号,其中第一组晶体管和第二组晶体管彼此电耦合,并且其中对于第一组晶体管和第二组晶体管中的每个晶体管,晶体管被配置成驱动与该晶体管相关联的负载并且其宽长比的尺寸大于为驱动负载而优化的晶体管的宽长比。
主权项:1.一种电路,包括:第一组晶体管,被配置成接收提供给所述电路的一个或多个输入信号;以及第二组晶体管,彼此电耦合,其中所述第二组晶体管被配置成提供所述电路的一个或多个输出信号,其中所述第一组晶体管和所述第二组晶体管彼此电耦合,并且其中对于所述第一组晶体管和所述第二组晶体管中的每个晶体管,所述晶体管被配置成驱动与所述晶体管相关联的负载,并且其宽长比的尺寸大于为驱动所述负载而优化的晶体管的宽长比。
全文数据:
权利要求:
百度查询: 南洋理工大学 用于设定电路晶体管的宽长比的方法、电路及电路布置
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。