申请/专利权人:海光信息技术股份有限公司
申请日:2019-12-17
公开(公告)日:2021-02-23
公开(公告)号:CN111128262B
主分类号:G11C7/22(20060101)
分类号:G11C7/22(20060101);G11C7/12(20060101)
优先权:
专利状态码:有效-授权
法律状态:2021.02.23#授权;2020.06.02#实质审查的生效;2020.05.08#公开
摘要:本申请提供一种存储器电路、电路控制方法、集成电路器件及处理器,包括:读写相关信号线,逻辑与电路,使能信号发生器、控制器以及执行器;读写相关信号线与对应的逻辑与电路的第一输入端连接,使能信号发生器的输出端和逻辑与电路的第二输入端连接,逻辑与电路的输出端与对应的执行器连接;控制器与使能信号发生器的输入端连接,控制器用于控制使能信号发生器的输出端输出使能信号的时刻。逻辑与电路的其中一个输入端受使能信号发生器的输出端控制,便可以利用使能信号发生器来调节逻辑与电路的输出端的开启或关闭,从而在时钟信号的周期较长时,通过使能信号发生器缩短执行器接收到高电平信号的时长,避免BL被拉得过低,减少功耗。
主权项:1.一种存储器电路,其特征在于,包括读写相关信号线,与所述读写相关信号线对应的逻辑与电路,使能信号发生器、控制器以及执行器;所述读写相关信号线与对应的逻辑与电路的第一输入端连接,所述使能信号发生器的输出端和所述逻辑与电路的第二输入端连接,所述逻辑与电路的输出端与对应的所述执行器连接;所述控制器与所述使能信号发生器的输入端连接,所述控制器用于控制所述使能信号发生器的输出端输出使能信号的时刻,以在时钟信号的周期较长时,通过所述使能信号发生器延后执行器中存储单元接收到高电平信号的时刻。
全文数据:
权利要求:
百度查询: 海光信息技术股份有限公司 存储器电路、电路控制方法、集成电路器件及处理器
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。