申请/专利权人:上海先方半导体有限公司;华进半导体封装先导技术研发中心有限公司
申请日:2021-01-20
公开(公告)日:2021-06-08
公开(公告)号:CN112928077A
主分类号:H01L23/31(20060101)
分类号:H01L23/31(20060101);H01L21/56(20060101);H01L21/60(20060101);H01L23/488(20060101)
优先权:
专利状态码:在审-实质审查的生效
法律状态:2021.06.25#实质审查的生效;2021.06.08#公开
摘要:本发明提供一种多芯片异质集成封装单元、堆叠结构及其制造方法。多芯片异质集成封装单元包括硅衬底、第一芯片和第二芯片。硅衬底包括有源区、芯片埋入腔有源区包含平行设置的第一有源区和第二有源区。芯片埋入腔设置在靠近第一有源区一侧和靠近第二有源区一侧。第一芯片和第二芯片分别倒装贴装在第一有源区的一侧的芯片埋入腔中和第二有源区的一侧的芯片埋入腔中;其中第一芯片和第二芯片是不同类型的芯片。本发明提供的多芯片异质集成封装单元,通过在同一硅衬底有源区两侧挖芯片埋入腔并埋入不同的芯片,在同一层中实现了异质芯片的集成,相比现有技术异质芯片需于不同层集成的形式,整体的厚度大大降低。
主权项:1.一种多芯片异质集成封装单元,其特征在于,包括:硅衬底,所述硅衬底包括:有源区,所述有源区包含平行设置的第一有源区和第二有源区;芯片埋入腔,设置在靠近所述第一有源区一侧和靠近所述第二有源区一侧;第一芯片和第二芯片,所述第一芯片和所述第二芯片分别倒装贴装在所述第一有源区的一侧的芯片埋入腔和所述第二有源区的一侧的芯片埋入腔中;其中所述第一芯片和所述第二芯片是不同类型的芯片。
全文数据:
权利要求:
百度查询: 上海先方半导体有限公司;华进半导体封装先导技术研发中心有限公司 一种多芯片异质集成封装单元及其制造方法、堆叠结构
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。