申请/专利权人:广州希姆半导体科技有限公司
申请日:2019-12-16
公开(公告)日:2024-04-12
公开(公告)号:CN112988653B
主分类号:G06F15/78
分类号:G06F15/78;H04L49/109
优先权:
专利状态码:有效-授权
法律状态:2024.04.12#授权;2024.03.15#著录事项变更;2021.07.06#实质审查的生效;2021.06.18#公开
摘要:本公开实施例公开了一种数据处理电路、装置以及方法。其中该数据处理电路包括:数据包接收电路和数据包输出电路;所述数据包接收电路用于接收源数据包,并根据所述源数据包中源包头的目标芯片地址确定所述源数据包的第一发送方向;所述数据包输出电路用于根据所述第一发送方向发送所述源数据包。通过上述方法,解决了现有技术中使用片上网络作为中继传输数据所带来的芯片成本增加、芯片形成受影响、芯片布局布线难度大的技术问题。
主权项:1.一种数据处理电路,设置于芯片内部,其特征在于,包括:数据包接收电路和数据包输出电路;所述数据包接收电路用于接收源数据包,并根据所述源数据包中源包头的目标芯片地址确定所述源数据包的第一发送方向;所述数据包输出电路用于根据所述第一发送方向发送所述源数据包;其中,所述数据包接收电路包括数据包接收接口,所述数据包接收接口包括内部数据接收接口、外部数据接收接口、第一数据接收接口、第二数据接收接口,所述内部数据接收接口用于接收从本芯片发送至其他芯片的数据包,所述外部数据接收接口用于接收从其他芯片发送至所述本芯片的数据包,所述第一数据接收接口和所述第二数据接收接口分别用于接收所述本芯片上其他数据处理电路发送至所述数据处理电路的数据包;所述数据包输出电路包括数据包输出接口,所述数据包输出接口包括第一输出接口和第二输出接口,所述第一输出接口用于发送第一数据包,所述第一数据包为待发送至本芯片的源数据包,所述第二输出接口用于发送第二数据包,所述第二数据包为待发送至所述其他芯片的源数据包,所述第二输出接口包括外部数据输出接口、第一数据输出接口、第二数据输出接口,所述外部数据输出接口用于将源数据包发送至所述其他芯片,所述第一数据输出接口和所述第二数据输出接口分别用于将源数据包发送至本芯片上的其他数据处理电路,以通过所述其他数据处理电路将所述源数据包发送至其他芯片。
全文数据:
权利要求:
百度查询: 广州希姆半导体科技有限公司 数据处理电路、装置以及方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。